|
DPTV-DX |
双击自动滚屏 |
发布时间:2006-08-03 21:58:41 阅读:1973次 |
DPTV-DX引脚功能
I=Digital Input O=Digital Output Ax=Analog Pin
PWR=Power(Input) GND=Ground(Input)
Tx=Pin has Tri-state characteristics
CPU主接口引脚功能 |
引 脚 |
标 识 |
类型 |
功 能 |
4 |
ADDRSEL |
I |
I2C地址选择引脚。0=7C,1=7E |
5 |
RESET# |
I |
系统复位。要连到CPU复位输出 |
6 |
PS |
I |
外部CPU存取使能端 |
165-172 |
AD[7:0] |
I/O |
多路复用的地址和数据线 |
173 |
VSS |
I |
数 字 地 |
174 |
VDD |
I |
数 字 电 源 |
175 |
ALE |
I |
地址寄存器使能端 |
176 |
WR# |
I |
CPU 写 |
177 |
RD# |
I |
CPU 读 |
178 |
SD |
I/O |
I2C 数 据 线 |
179 |
SC |
I |
I2C 时 钟 线 |
180 |
INT |
I/O |
中 断 |
显示接口(DAC&DDP)引脚功能 |
引脚 |
标识 |
类型 |
功 能 |
25、30、33 |
AVSS |
AI |
模 拟 地 |
26 |
VM |
AO |
用于VM控制的DAC |
27 |
R |
AO |
DAC红信号 |
28 |
G |
AO |
DAC绿信号 |
29 |
B |
AO |
DAC蓝信号 |
31 |
IRSET |
AI |
用于DAC电流源的偏置 |
32 |
AVDD |
AI |
模 拟 供 电 |
34 |
HSYNC |
TO |
用于DDP的行同步信号 |
35 |
VSYNC |
TO |
用于DDP的场同步信号 |
36 |
HFLB |
I/O |
用于保护的行逆程脉冲输入 |
37 |
VPROT |
I/O |
场保护/箝位 |
拟支持接口引脚功能 |
引脚 |
标识 |
类型 |
功 能 |
157 |
AVDD1 |
AI |
用于记忆存储器时钟的模拟供电 |
158 |
MLF |
AI |
用于记忆存储器时钟PLL的低通滤波节点 |
159 |
AVSS1 |
AI |
用于记忆存储器时钟的模拟地 |
160 |
AVSS2 |
AI |
用于视频时钟的模拟地 |
161 |
VLF |
AI |
用于视频时钟PLL的低通滤波节点 |
162 |
AVDD2 |
AI |
用于视频时钟的模拟供电 |
163 |
XTLI |
AI |
用于时钟合成的晶振输入 |
164 |
XTLO |
AI/O |
用于时钟合成的晶振输出 |
模拟输入接口(ADC)引脚功能 |
引 脚 |
标 识 |
类型 |
功 能 |
181、190、194、199、205 |
AVDDA |
AI |
模 拟 供 电 |
182、191、195、200、206 |
AVSSA |
AI |
模 拟 地 |
183 |
CVBS1 |
AI |
用于ADC的复合视频1输入 |
184 |
CVBS2 |
AI |
用于ADC的复合视频2输入 |
185 |
CVBS3 |
AI |
用于ADC复合视频3/S端子Y输入 |
186 |
CVBS4 |
AI |
用于ADC复合视频4/分量的Y输入 |
188 |
CVBS_OUT1 |
AI/O |
CVBS/Luma输出基准电流 |
189 |
CVBS_OUT2 |
AI/O |
CVBS/Chroma输出基准电流 |
192 |
VDD_ADC |
I |
模 拟 供 电 |
193 |
VSS |
I |
模 拟 地 |
196 |
C |
AI |
用于ADC的S端子视频的C输入 |
197 |
Cr |
AI |
用于ADC的分量的Cr输入 |
207 |
Cb |
AI |
用于ADC的分量的Cb输入 |
201 |
RB1 |
AI |
复合/Luma10bitA/D顶电压基准 |
202 |
RT1 |
AI |
复合/Luma10bitA/D底电压基准 |
203 |
RT2 |
AI |
复合/Chroma10bitA/D顶电压基准 |
204 |
RB2 |
AI |
复合/Chroma10bitA/D的底电压基准 |
|
|
|
|
|
|
|
俘获接口(TV&RGB)的引脚功能 |
引脚 |
标 识 |
类型 |
功 能 |
1 |
V5SF |
I |
5V基准容差电压 |
2 |
TEST |
I |
保留的测试引脚 |
3 |
INT2/TESTPCLK |
I/O |
第二CPU中断 |
7~14 |
CAPD[23:16], R[2:0], G[1:0], B[2:0] |
I/O |
RGB低位俘获 |
15~22 |
CAPD[15:8],G[4:2],B[7:3]/
CAPPIPD[7:0] |
I/O |
RGB高位或副画面电视俘获 |
23 |
VDD |
I |
数 字 供 电 |
24 |
VSS |
I |
数 字 地 |
38 |
CLKPIP |
I/O |
用于副画面的电视时钟 |
39 |
HSYNCPIP |
I/O |
用于副画面的电视行同步或HDE |
40 |
VSYNCPIP |
I/O |
用于副画面的电视场同步或VDE |
41 |
CLKRGB |
I/O |
RGB俘获时钟 |
42 |
HSYNCMP/HSYNCRGB |
I/O |
RGB俘获行同步或HDE |
43 |
VSYNCMP/VSYNCRGB |
I/O |
RGB俘获场同步或VDE |
44~51 |
CAPD[7:0] R[7:3],G[7:5] |
I/O |
RGB高位俘获 |
帧缓冲器记忆存储接口 |
引 脚 |
标 识 |
类型 |
功 能 |
52、66、80、94、110、125、140、156 |
VDD |
I |
数 字 供 电 |
53、67、81、95、111、126、141、155 |
VSS |
I |
数 字 地 |
54~65、68~79、
82~89、119~124、127~139、142~154 |
MD[63:0] |
TO |
64bit帧缓冲记忆存储数据 |
96 |
MCLK |
TO |
SGRAM/SDRAM时钟信号 |
97 |
CS0# |
TO |
用于第二个SGRAM/SDRAM片选1 |
98 |
CS1# |
TO |
用于第一个SGRAM/SDRAM片选0 |
99 |
RAS# |
TO |
RAS# 信 号 |
100 |
CAS# |
TO |
CAS# 信 号 |
101 |
WE# |
TO |
写使能信号 |
102~109、112、113 |
MA[9:0] |
O |
用于2/4/8MB帧缓冲存储器地址 |
114 |
BA |
I/O |
用于SGRAM/SDRAM的槽地址选择 |
|
用于设置时钟频率的位数据格式列表如下: |
|
MSB |
LSB |
|
D7 |
D6 |
D5 |
D4 |
D3 |
D2 |
D1 |
D0 |
D7 |
D6 |
D5 |
D4 |
D3 |
D2 |
D1 |
D0 |
|
K1 |
K0 |
M5 |
M4 |
M3 |
M2 |
M1 |
M0 |
N7 |
N6 |
N5 |
N4 |
N3 |
N2 |
N1 |
N0 |
|
其中
N的有效值是:0~7,9~15,18~23,27~31,36~39,45~47,54~55,63
D7~D0=来自I2C总线或CPU数据总线输入
K1~K0=输出频率大小
M5~M0=输入分频器的基准频率
N7~N0=VCO频率分频
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
DPTV-IX引脚功能
CPU主接口引脚功能 |
|
PIN |
TYPE |
PIN NO |
功能 |
|
AD[T:O] |
I/O |
165-172 |
多路地址和数据线 |
|
ADDRSEL |
I |
4 |
总线地址选择脚 |
|
RESET# |
I |
5 |
系统复位 |
|
PS |
I |
6 |
外部CPU出入口使能端 |
|
ALE |
I |
175 |
地址寄存器使能端 |
|
WR# |
I |
176 |
CPU写 |
|
RD# |
I |
177 |
CPU读 |
|
SD |
I/O |
178 |
I2C数据线 |
|
SC |
I |
179 |
I2C时钟线 |
|
INT |
I/O |
180 |
中断 |
|
Vss |
I |
173 |
数字地 |
|
VDD |
I |
174 |
数字电源 |
|
显示接口引脚功能(DAC和DDP) |
|
PIN |
TYPE |
PIN NO |
功能 |
|
VM |
AO |
26 |
VM控制D/A变换器 |
|
R |
AO |
27 |
红基色D/A变换器 |
|
G |
AO |
28 |
绿基色D/A变换器 |
|
B |
AO |
29 |
蓝基色D/A变换器 |
|
IRSET |
AI |
31 |
D/A变换电源偏置 |
|
HSYNC |
TO |
34 |
偏转处理行同步信号 |
|
VSYNC |
TO |
35 |
偏转处理场同步信号 |
|
HFLB |
I/O |
36 |
保护行逆程脉冲输入 |
|
VPROT |
I/O |
37 |
场保护/箝位 |
|
AVDD |
AI |
32 |
模拟电源 |
|
AVss |
AI |
25.30.33 |
模拟地 |
|
模拟支持接口引脚功能 |
|
PIN |
TYPE |
PIN NO |
功能 |
|
XTAL1 |
AI |
163 |
时钟输入 |
|
XTAL0 |
AI/O |
164 |
时钟输出 |
|
MLF |
AI |
158 |
记忆时钟环路低通滤波 |
|
VLF |
AI |
161 |
视频时钟环路低通滤波 |
|
AVDD1 |
AO |
157 |
记忆时钟模拟供电 |
|
AVss1 |
AI |
159 |
记忆时钟模拟地 |
|
AVss2 |
AI |
160 |
视频时钟模拟地 |
|
AVDD2 |
AI |
162 |
视频时钟模拟供电 |
|
DPTV-IX模拟支持接口引脚功能 |
|
PIN |
TYPE |
PIN NO |
功能 |
|
CVBS1 |
AI |
183 |
复合视频输入1 |
|
CVBS2 |
AI |
184 |
复合视频输入1 |
|
CVBS3 |
AI |
185 |
CVBS/S端子Y 输入 |
|
CVBS4 |
AI |
186 |
CVBS4/Y分量输入 |
|
CVBS-OUT1 |
AI/O |
188 |
CVBS/Luma输出 |
|
CVBS-OUT2 |
AI/O |
189 |
CVBS/chroma输出 |
|
C |
AI |
196 |
S端子C输入 |
|
Cr |
AI |
197 |
Cr分量输入 |
|
Cb |
AI |
207 |
Cb分量输入 |
|
RB1 |
AI |
201 |
10bit分量/Y底VREF |
|
RT1 |
AI |
202 |
10bit分量/Y顶VREF |
|
RT2 |
AI |
203 |
10bit分量/C顶VREF |
|
RB2 |
AI |
204 |
10bit分量/C底VREF |
|
CCLP[3:1] |
AI |
208.198.187 |
接模拟箝位误差电压存储电容 |
|
AVDDA |
AI |
181.190.194.199.205 |
模拟电源 |
|
AVSSA |
AI |
182.191.195.200.206 |
模拟地 |
|
VDD-ADC |
I |
192 |
模拟电源 |
|
VSS |
I |
193 |
模拟地 |
|
TV和RGB接口引脚功能 |
|
PIN |
TYPE |
PIN NO |
功能 |
|
V5SF |
I |
1 |
5V基准电压 |
|
TEST |
I |
2 |
顶留测试脚 |
|
INT2 |
I/O |
3 |
第二CPU中断 |
|
TESTPCLK |
I/O |
7-14 |
第二中断 |
|
CADD[23:16] |
I/O |
7-14 |
RGB(低位) |
|
R[2:0] |
I/O |
7-14 |
RGB(低位) |
|
G[1:0] |
I/O |
7-14 |
RGB(低位) |
|
B[2:0] |
I/O |
7-14 |
RGB(低位) |
|
CAPD[15:8] |
I/O |
15-22 |
RGB(高位)或副正面 |
|
G[4:2] |
I/O |
15-22 |
RGB(高位)或副正面 |
|
B[7:3] |
I/O |
15-22 |
RGB(高位)或副正面 |
|
CAPPIPD[7:0] |
I/O |
15-22 |
RGB(高位)或副正面 |
|
CLKPIP |
I/O |
38 |
TV副画面时钟 |
|
HSYNCPIP |
I/O |
39 |
TV行同步或副画面HDE |
|
VSYNCPIP |
I/O |
40 |
TV行同步或副画面HDE |
|
CLKRGB |
I/O |
41 |
RGB时钟 |
|
HSYNCMP/HSYNSRGB |
I/O |
42 |
RGB行同步或HDE |
|
VSYNCMP/VSYNCRGB |
I/O |
43 |
RGB场同步或VDE |
|
CAPD[7:0] |
I/O |
44-51 |
RGB(高位) |
|
R[7:3] |
I/O |
44-51 |
RGB(高位) |
|
G[7:5] |
I/O |
44-51 |
RGB(高位) |
|
VDD |
I |
23 |
数字电源 |
|
VSS |
I |
24 |
数字地 |
|
帧缓冲记忆接口引脚功能 |
PIN |
TYPE |
PIN NO |
功能 |
MAI[9:0] |
O |
113-112 |
帧缓冲存储地址 |
MAI[9:0] |
I/O |
109-102 |
帧缓冲存储地址 |
BA |
I/O |
154-142 |
64bit帧缓冲存储数据 |
BA |
I/O |
139-127 |
64bit帧缓冲存储数据 |
BA |
I/O |
124-119 |
64bit帧缓冲存储数据 |
BA |
I/O |
89-82 |
64bit帧缓冲存储数据 |
BA |
I/O |
79-68 |
64bit帧缓冲存储数据 |
BA |
I/O |
65-54 |
64bit帧缓冲存储数据 |
RAS# |
TO |
99 |
RAS#信号 |
CAS# |
TO |
100 |
CAS#信号 |
WE# |
TO |
101 |
写使能 |
CSI# |
TO |
98 |
第一SGRAM/SDRAM选O |
CSO# |
TO |
97 |
第二SGRAM/SDRAM电选 |
MCLK |
TO |
96 |
SGRAM/SDRTAM时钟信号 |
DQM[7:0] |
TO |
118-115 |
读/写使能 |
DQM[7:0] |
TO |
90:93 |
读/写使能 |
VDD |
I |
52.66.80.94 |
数字电源 |
VDD |
I |
110.126.140.156 |
数字电源 |
VSS |
I |
53.67.81.95 |
数字地 |
VSS |
I |
111.126.141.155 |
数字地 |
BA |
I/O |
114 |
SGRAM/SDRAM槽地址选择 | |
|
|
|
|